首頁(yè)>CY7C1327B-133BGC>規(guī)格書(shū)詳情

CY7C1327B-133BGC中文資料賽普拉斯數(shù)據(jù)手冊(cè)PDF規(guī)格書(shū)

CY7C1327B-133BGC
廠(chǎng)商型號(hào)

CY7C1327B-133BGC

功能描述

256K x 18 Synchronous-Pipelined Cache RAM

文件大小

596.86 Kbytes

頁(yè)面數(shù)量

17 頁(yè)

生產(chǎn)廠(chǎng)商 CypressSemiconductor
企業(yè)簡(jiǎn)稱(chēng)

Cypress賽普拉斯

中文名稱(chēng)

賽普拉斯半導(dǎo)體公司官網(wǎng)

原廠(chǎng)標(biāo)識(shí)
數(shù)據(jù)手冊(cè)

下載地址一下載地址二到原廠(chǎng)下載

更新時(shí)間

2024-11-16 22:33:00

CY7C1327B-133BGC規(guī)格書(shū)詳情

Functional Description

The CY7C1327B is a 3.3V, 256K by 18 synchronous-pipelined cache SRAM designed to support zero wait state secondary cache with minimal glue logic.

Features

? Supports 100-MHz bus for Pentium? and PowerPC? operations with zero wait states

? Fully registered inputs and outputs for pipelined operation

? 256K by 18 common I/O architecture

? 3.3V core power supply

? 2.5V / 3.3V I/O operation

? Fast clock-to-output times

— 3.5 ns (for 166-MHz device)

— 4.0 ns (for 133-MHz device)

— 5.5 ns (for 100-MHz device)

? User-selectable burst counter supporting Intel? Pentium interleaved or linear burst sequences

? Separate processor and controller address strobes

? Synchronous self-timed writes

? Asynchronous Output Enable

? JEDEC-standard 100 TQFP pinout

? “ZZ” Sleep Mode option and Stop Clock option

供應(yīng)商 型號(hào) 品牌 批號(hào) 封裝 庫(kù)存 備注 價(jià)格
CYPRESS
20+
QFP
500
樣品可出,優(yōu)勢(shì)庫(kù)存歡迎實(shí)單
詢(xún)價(jià)
CYPRESS
21+
TQFP1420-100
35210
一級(jí)代理/放心采購(gòu)
詢(xún)價(jià)
CYPRESS
23+
N/A
9526
詢(xún)價(jià)
CY
24+
QFP
56
詢(xún)價(jià)
Cypress
TQFP
3200
Cypress一級(jí)分銷(xiāo),原裝原盒原包裝!
詢(xún)價(jià)
CypressSemiconductorCorp
2022
ICSRAM4.5MBIT100MHZ100LQ
5058
原廠(chǎng)原裝正品,價(jià)格超越代理
詢(xún)價(jià)
CYP
1535+
349
詢(xún)價(jià)
CYP
23+
SOP8
10000
原廠(chǎng)授權(quán)一級(jí)代理,專(zhuān)業(yè)海外優(yōu)勢(shì)訂貨,價(jià)格優(yōu)勢(shì)、品種
詢(xún)價(jià)
CYPRESS
23+
TQFP1420-100
5000
專(zhuān)注配單,只做原裝進(jìn)口現(xiàn)貨
詢(xún)價(jià)
CYPRESS
23+
TQFP1420-100
5000
專(zhuān)注配單,只做原裝進(jìn)口現(xiàn)貨
詢(xún)價(jià)