首頁>N74F112N>規(guī)格書詳情

N74F112N中文資料飛利浦?jǐn)?shù)據(jù)手冊PDF規(guī)格書

N74F112N
廠商型號

N74F112N

功能描述

Dual J-K negative edge-triggered flip-flop

文件大小

83.94 Kbytes

頁面數(shù)量

10

生產(chǎn)廠商 Philips Semiconductors
企業(yè)簡稱

PHI飛利浦

中文名稱

荷蘭皇家飛利浦

數(shù)據(jù)手冊

下載地址一下載地址二

更新時間

2025-6-12 23:00:00

人工找貨

N74F112N價格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨

N74F112N規(guī)格書詳情

DESCRIPTION

The 74F112, Dual Negative Edge-Triggered JK-Type Flip-Flop, feature individual J, K, Clock (CPn), Set (SD) and Reset (RD) inputs, true (Qn) and complementary (Qn) outputs.

The SD and RD inputs, when Low, set or reset the outputs as shown in the Function Table, regardless of the level at the other inputs.

A High level on the clock (CPn) input enables the J and K inputs and data will be accepted. The logic levels at the J and K inputs may be allowed to change while the CPn is High and flip-flop will perform according to the Function Table as long as minimum setup and hold times are observed. Output changes are initiated by the High-to-Low transition of the CPn.

FEATURE

? Industrial temperature range available (–40°C to +85°C)

產(chǎn)品屬性

  • 型號:

    N74F112N

  • 功能描述:

    觸發(fā)器 DUAL J-K POS EDGE

  • RoHS:

  • 制造商:

    Texas Instruments

  • 電路數(shù)量:

    2

  • 邏輯系列:

    SN74

  • 邏輯類型:

    D-Type Flip-Flop

  • 極性:

    Inverting, Non-Inverting

  • 輸入類型:

    CMOS

  • 傳播延遲時間:

    4.4 ns

  • 高電平輸出電流:

    - 16 mA

  • 低電平輸出電流:

    16 mA

  • 電源電壓-最大:

    5.5 V

  • 最大工作溫度:

    + 85 C

  • 安裝風(fēng)格:

    SMD/SMT

  • 封裝/箱體:

    X2SON-8

  • 封裝:

    Reel

供應(yīng)商 型號 品牌 批號 封裝 庫存 備注 價格
PHI
24+
NA/
638
優(yōu)勢代理渠道,原裝正品,可全系列訂貨開增值稅票
詢價
PHIL
24+/25+
2785
原裝正品現(xiàn)貨庫存價優(yōu)
詢價
Signetics
24+
SOP-3.9
4897
絕對原裝!現(xiàn)貨熱賣!
詢價
恩XP
23+
3.9MM
30000
代理全新原裝現(xiàn)貨,價格優(yōu)勢
詢價
PHI
24+
SOP3.9
2568
原裝優(yōu)勢!絕對公司現(xiàn)貨
詢價
PHI
25+
SOP
2500
強(qiáng)調(diào)現(xiàn)貨,隨時查詢!
詢價
PHI
SOP
125000
一級代理原裝正品,價格優(yōu)勢,長期供應(yīng)!
詢價
PHI
23+
SOP-14
1185
全新原裝
詢價
PHI
6000
面議
19
DIP/SMD
詢價
PHI
950
全新原裝 貨期兩周
詢價