首頁(yè)>ICS93722YFLFT>規(guī)格書(shū)詳情
ICS93722YFLFT中文資料ICST數(shù)據(jù)手冊(cè)PDF規(guī)格書(shū)

廠商型號(hào) |
ICS93722YFLFT |
功能描述 | Low Cost DDR Phase Lock Loop Zero Delay Buffer |
文件大小 |
54.59 Kbytes |
頁(yè)面數(shù)量 |
6 頁(yè) |
生產(chǎn)廠商 | Integrated Circuit Systems |
企業(yè)簡(jiǎn)稱(chēng) |
ICST |
中文名稱(chēng) | Integrated Circuit Systems官網(wǎng) |
原廠標(biāo)識(shí) | ![]() |
數(shù)據(jù)手冊(cè) | |
更新時(shí)間 | 2025-3-13 8:30:00 |
人工找貨 | ICS93722YFLFT價(jià)格和庫(kù)存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
ICS93722YFLFT規(guī)格書(shū)詳情
Product Description/Features:
? Low skew, low jitter PLL clock driver
? I2C for functional and output control
? Feedback pins for input to output synchronization
? Spread Spectrum tolerant inputs
? 3.3V tolerant CLK_INT input
Switching Characteristics:
? PEAK - PEAK jitter (66MHz): <120ps
? PEAK - PEAK jitter (>100MHz): <75ps
? CYCLE - CYCLE jitter (66MHz):<110ps
? CYCLE - CYCLE jitter (>100MHz):<65ps
? OUTPUT - OUTPUT skew: <100ps
? Output Rise and Fall Time: 650ps - 950ps
? DUTY CYCLE: 49.5 - 50.5
供應(yīng)商 | 型號(hào) | 品牌 | 批號(hào) | 封裝 | 庫(kù)存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
ICS |
24+ |
SSOP |
65200 |
一級(jí)代理/放心采購(gòu) |
詢(xún)價(jià) | ||
ICS |
21+ |
SSOP |
6500 |
全新原裝現(xiàn)貨 |
詢(xún)價(jià) | ||
ICS |
2016+ |
SSOP48 |
6523 |
只做原裝正品現(xiàn)貨!或訂貨! |
詢(xún)價(jià) | ||
ICS |
23+ |
TSSOP48 |
6000 |
原裝正品假一罰百!可開(kāi)增票! |
詢(xún)價(jià) | ||
ICS |
24+ |
SSOP |
2560 |
絕對(duì)原裝!現(xiàn)貨熱賣(mài)! |
詢(xún)價(jià) | ||
ICS |
03+ |
SSOP-48 |
1277 |
原裝現(xiàn)貨海量庫(kù)存歡迎咨詢(xún) |
詢(xún)價(jià) | ||
ICS |
20+ |
SSOP-48 |
2960 |
誠(chéng)信交易大量庫(kù)存現(xiàn)貨 |
詢(xún)價(jià) | ||
ICS |
24+ |
SSOP |
172 |
詢(xún)價(jià) | |||
ICSI |
2025+ |
SSOP |
3565 |
全新原廠原裝產(chǎn)品、公司現(xiàn)貨銷(xiāo)售 |
詢(xún)價(jià) | ||
ICS |
SSOP |
630 |
正品原裝--自家現(xiàn)貨-實(shí)單可談 |
詢(xún)價(jià) |